中电网移动|移动中电网|高清图滚动区

探索 Terasic DE10-Nano 套件

Terasic DE10-Nano 开发套件基于英特尔® Cyclone® FPGA,为创客、教育工作者和物联网系统开发人员提供可重新配置的硬件设计平台。 该套件包括一块主板,该主板配备两个通用输入/输出 (GPIO) 扩展接头和一个 Arduino* 接头,因而可连接至多种传感器。

套件内容

此套件包括面向不同类型开发人员而设计的各种参考设计、工具和文档。

对于嵌入式软件开发人员,这个片上系统 (SoC) 引导至 Linux 操作系统,运行互联网和虚拟网络计算 (VNC) 服务器,并提供参考设计、开发工具和教程,以加速软件开发的学习曲线。

对于硬件开发人员,该片上系统提供参考设计和教程,引导您完成第一个现场可编程逻辑门阵列 (FPGA)、硬处理器系统 (HPS) 和系统设计。

DE10-Nano 主板

DE10-Nano 快速入门指南

A 型 USB 至 Mini-B 缆线

A 型 USB 至 Micro-B 缆线

直流电源适配器 (5 V)

microSD* 卡(已安装)

规格

硬处理器系统

处理器

双核 ARM* Cortex*-A9 MPCore 处理器,800 MHz

Neon™ 媒体处理引擎,带双精度浮点单元

32 KB L1 指令高速缓存

32 KB L1 数据高速缓存

512 KB 共享 L2 高速缓存内存

64 KB 芯片上 SRAM

1 GB DDR3 SDRAM(32 位数据)

8 GB microSD* 闪存卡

处理器 I/O

1 个千兆位以太网 PHY,带 RJ45 连接器

1 个 USB 2.0 On-The-Go (OTG) 端口,USB Micro-AB 连接器

microSD* 卡接口和插槽

加速度计(I2C 接口,加中断)

UART 至 USB、USB Mini-B 连接器

热重置按钮、冷重置按钮

一个用户按钮和一个用户 LED

扩展接头,用于 Linear Technology* DC934A 双 16 位数模转换器子卡

内嵌软件

Linux* 内核 4.1.33 LTSI

Angstrom 2016.12

FPGA

可编程逻辑

逻辑元素 (LE):110KLE

5,570 千位内存

224 个 18 x 19 乘法器

112 个可变精度 DSP 块

6 个锁相环 (PLL)

145 个用户定义 I/O

FPGA 配置源

嵌入式 USB-Blaster* II (JTAG) 缆线

串行配置闪存 - EPCS128

ARM* Cortex*-A9 硬处理器系统 (HPS)

FPGA I/O 接口

2 个按钮

4 个滑动开关

8 个 LED

三个 50 MHz 时钟源,来自时钟生成器

两个 40 针脚扩展接头,带二极管保护

一个 Arduino 扩展接头(Arduino UNO* R3 兼容),可与 Arduino 护盾连接

一个 10 针脚模拟输入扩展接头(与 Arduino 模拟输入共享)

8 通道、12 位 A/D 转换器,500 ksps;4 针脚串行外设接口 (SPI)

FPGA 硬件设计

32 位快速傅立叶变换 (FFT) 引擎

HDMI* 输出(视频管线)

GPIO,用于 LED、按钮和滑动开关

I/F 至 Arduino 护盾接头(数字 I/O、串行 I/O、A/D 转换器)
猜你喜欢
中电网移动|移动中电网|频道导航区