中电网移动|移动中电网|高清图滚动区

飞思卡尔半导体日前宣布推出业界首款完全软件可编程的数字前端(DFE)系统级芯片

2015年国际微波研讨会 - 飞思卡尔半导体(NYSE:FSL)日前宣布推出业界首款完全软件可编程的数字前端(DFE)系统级芯片(SoC),用于蜂窝基站无线电。该装置几乎消除了硬件逻辑设计,让集成商,而不是专注于软件开发和产品整合。

新AFD4400包括在单个设备中实现的无线数字功能所需的硬件。当与飞思卡尔广泛的参考设计和编程工具相结合,该解决方案使无线电设计更简单,更快速,更高效。此外,AFD4400的架构与飞思卡尔广泛的第二代Airfast RF功率晶体管和射频集成电路(RFIC)产品组合的无缝集成,支持在宽带系统,从传统的宏基站收音机和射频拉远的小电池达到最佳性能基站和有源天线阵列系统。

传统的设计过程可以减缓蜂窝无线电的发展,因为基于ASIC和FPGA的解决方案需要多个步骤:硬件逻辑设计,随后的软件开发及产品集成。这不仅是复杂的,昂贵的和耗时的,特别是ASIC的方法使得不可能快速实施改变无线标准,频带和信号带宽,因为一旦制成,该ASIC的功能是固定的。

该AFD4400,允许设计人员充分方案,并通过软件与硬件没有变化再次优化了收音机和修改它变换这种模式。添加频段和修改的RF功率电平被简化为好,因为AFD4400无缝地与飞思卡尔的第二代射频Airfast电源解决方案适用于几乎所有的全球频段整合,并通过参考设计,评估板和其它工具的支持。

“飞思卡尔的新AFD4400重新定义无线电设计的蜂窝基站通过大幅简化开发周期 - 让系统设计人员能够专注于软件和专有IP,帮助他们优势,赢得竞争非常激烈的市场,”保罗·哈特,高级副总裁兼总经理飞思卡尔的射频业务。 “该产品增加了巨大的价值,我们的客户,并再次说明了飞思卡尔致力于射频技术的创新和领导地位。”

该AFD4400信号处理子系统利用内置在飞思卡尔的矢量信号处理器加速器(VSPA)架构矢量信号处理内核的数组。这些内核执行几乎所有使用浮点运算支持最大可能的动态范围,以加快从算法开发过渡到产品实现的一个额外的好处功能。矢量处理器阵列被分割为发送,接收和以合并的吞吐​​量为3.5万亿次自适应路径,提供支持LTE,WCDMA,CDMA和GSM网络在单和多模式配置中所需的性能。

该AFD4400可容纳2×2,4x4和8x8多输入多输出(MIMO)天线配置与瞬时载波带宽高达100MHz的四天线MIMO配置,并显著更大的带宽在两个天线的MIMO系统。功率控制动态应用到各个处理单元,从根本上消除在轻负载应用中功率浪费。

广泛的开发工具

飞思卡尔与支持全套的硬件和软件开发工具AFD4400。开发工具包包括一个模块化AFD4400参考设计板(RDB),几个收发器卡的选择,屏蔽机箱,RF功率放大器参考托盘,主机和控制软件简化了系统的安装和配置,以及快速入门指南。

一个全面的信号处理的参考库简化了从以硬件为中心,以软件为基础的信号处理的转变,同时集成的参考应用软件,飞思卡尔Airfast射频功率放大器进行了优化,使的DPD的表现超过大多数蜂窝频段和射频功率水平快速评估。该库包含了多种选择的过滤功能,内插/抽取积木,FFT / IFFT功能,LLS / RLS算法,波峰因数降低,和DPD子系统高达983 MSPS。信号处理库增加有比特精确MATLAB®功能,使算法的开发和集成过程中的快速原型系统仿真。

飞思卡尔的CodeWarrior开发套件提供了VSPA信号处理核心的综合性,基于Eclipse的软件开发环境。它包括一个优化的编译器,汇编器,链接器和周期精确的指令集仿真器。

可用性

该ASD4400现已提供样片,预计产量在第三季度。
猜你喜欢
中电网移动|移动中电网|频道导航区