中电网移动|移动中电网|高清图滚动区

Xilinx XtremeDSP 8.2 版本开发工具上市

Xilinx宣布其8.2 版本的XtremeDSP开发工具上市。这些工具包括System Generator for DSP及AccelDSP,其特色在于已优化的DSP支持XilinxVirtex-5 LX 和 LXT,它们是65nm FPGA。新版软件工具使那些即使不熟悉FPGA的DSP系统设计工程师及算法开发工程师也能够设计、仿真和验证DSP系统。而且与前一代Virtex-4 LX FPGA相比,新的开发工具可降低功耗达40%,DSP性能提高10%并极大地减少了面积。

System Generator 和AccelDSP开发工具及Virtex-5 FPGA是Xilinx解决方案策略的核心部分。此外,它们提供业内最高DSP性能、最低DSP功耗及最小的面积,开发时间比传统的RTL设计方法缩短5到30倍。

除了支持Virtex-5 LX 及 LXT FPGA之外,8.2版本的AccelDSP及System Generator也支持Xilinx的较低成本Spartan-3E FPGA产品系列。这些FPGA比较适用于像宽带接入及家庭联网这样的成本敏感型应用。这些应用不仅需要XtremeDSP技术的并行处理能力,而且需要最低的逻辑成本,以便集成像接口、外围设备及控制逻辑这样的附加系统功能。


System Generator for DSP 8.2版工具

新型8.2版本System Generator使DSP系统和算法开发商-不用写VHDL或Verilog编程-就能够利用来自MathWorks的MATLAB 及 Simulink 来开发他们的设计。一旦浮点建模完成,设计工程师采用Xilinx的比特及周期精确工具箱对其进行量化并自动生成HDL/RTL、用于XilinxFPGA的网表或完整的比特流,包括新的Virtex-5 LX 和 LXT器件。最后,设计工程师在Simulink环境内采用高带宽硬件在环仿真来验证并调试实际FPGA上的设计。这次发布的新品是FIR Compiler 2.0。这种参数化FIR滤波器编译器通过添加用于多速率滤波器的对称系数优化来扩展了以前的版本,从而把DSP48资源减少达50%。

AccelDSP 8.2工具

AccelDSP是业内使DSP设计工程师采用MATLAB开发算法并把它们综合到RTL之中的唯一工具。该工具使提供定点MATLAB及C/C++仿真模型两者的自动浮点到定点生成成为可能。它也能提供算法探索,从而让工程师在采样率、性能及面积之间进行折衷,并提供自动化测试基准生成。一旦采用AccelDSP 工具生成RTL,System Generator库模块可被创建以集成到更大的系统之中。新发布的8.2版本包含AccelWare 算法 IP。

此外,当单独采购时,针对AccelDSP的新定价和封装使工具成本节省了50%;当作为完整的基于模型的设计软件封装的一部分采购时,工具成本节省了60%。

价格及供货信息

单独购买System Generator的起价为995美元且AccelDSP的定价为4,995美元。8.2版本的System Generator和AccelDSP目前均有现货供应。可分别在以下两个站点www.xilinx.com/cn/system_generator 和www.xilinx.com/cn/acceldsp 获得30天的免费试用。

两款新型XtremeDSP入门捆绑工具包也已推出,从而使DSP系统工程师及算法开发工程师更易访问完整的从前端到后端工具流。针对基于模型设计的XtremeDSP XPA包括AccelDSP、System Generator、具有ISIM的集成软件环境(ISE)基金及四天培训总计9,500美元。针对基于MATLAB设计的XtremeDSP XPA包括AccelDSP、AccelWare通讯及高级Math工具套件、具有ISIM的ISE基金和两天培训总计19,995美元。

详情请访问:www.xilinx.com




 
猜你喜欢
中电网移动|移动中电网|频道导航区