中电网移动|移动中电网|高清图滚动区

Altera 推出首款串行 RapidIO 2.1 IP 解决方案

Altera 公司  推出 支持 RapidIO® 2.1 规范的知识产权 (IP) 内核。Altera 的串行 RapidIO IP 内核可支持多达四条通道,每条通道速率为 5.0 GBaud,从而满足了无线市场日益增长的带宽和可靠性需求。该 IP 内核专门针对拥有多个嵌入式收发器的 Stratix® IV FPGA 而优化,并得到了Quartus® II 软件 v9.1 的支持。

RapidIO 2.1 规范在许多应用中均可实现高达 20 GBaud 速率的高性能,其中包括新一代无线基站、高性能系统和 DSP 阵列 (farm)。RapidIO 2.1规范支持基于 Altera 全套串行 RapidIO 解决方案,其包括一个后向兼容 RapidIO 1.3 规范的终端 IP 内核、参考设计、应用手册、测试平台,以及一些领先的数字信号处理器和开关厂商的互操作性报告。该串行 RapidIO IP 内核已获得 RapidIO 商会总线功能模型的质量认可,同时还获得了 Altera 40-nm Stratix IV GX 及 Stratix IV GT FPGA 和 HardCopy® IV GX ASIC 的支持。

价格和供货信息

串行 RapidIO IP 解决方案是 Altera MegaCore® IP 库的一部分,下载并安装Quartus II 软件 v9.1 后即可用于评估。如欲下载套装 Quartus II 软件和 MegaCore IP 库,请访问下载中心。如欲了解串行 RapidIO IP 内核的授权和价格信息,请与您当地的 Altera 销售代表联系。有关 Altera 串行 RapidIO 解决方案的更多详情,请访问 RapidIO MegaCore Function。

猜你喜欢
中电网移动|移动中电网|频道导航区