ARM 40纳米接口IP为SoC设计师提供了一组完善的通用I/O、专用I/O和DDR接口宏。接口IP在设计时被赋予先进的可编程性,这使得它能够在将ARM CPU与外部相连、从而实现多种SoC应用的时候提供非常高的灵活性。这一接口IP中含有一些能够被动态控制的电源和泄漏节省模式,从而进一步优化整体的SoC功耗,并实现更好的电源配置细度。通过使用普通的ESD和电源导轨设计方法论,这一接口IP能够实现无缝的扩充栈(pad ring)集成,并且显著降低可靠性风险。ARM同时还提供业界领先的、高度集成的、全速的DDR PHY解决方案,以及对高速BIST和DFI支持,与专用I/O(例如LVDS物理接口)一起,支持灵活的存储控制器的集成。