Cadence与ARM推出两种由它们联合开发的新的实现参考方法学,一种用于ARM11(TM) MPCore(TM)多核处理器,另一种用于ARM1176JZF-S(TM)处理器的低功耗实现,后者集成了ARM Intelligent Energy Manager (IEM(TM))技术。针对这两款ARM处理器的这些Cadence参考方法学是两个公司紧密合作的成果,为设计多核、低功耗器件的共同客户提供了增强的设计解决方案。 ARM11 MPCore多核处理器是第一款具有ARM11 MPCore多处理技术的处理器,它同时为性能和功耗管理提供了一个灵活的解决方案,可满足多核设计的要求。 基于ARM1176JZF-S处理器的低功耗参考方法学提供了支持IEM技术所需的增强特性,并支持IEM技术采用的动态电压(Dynamic Voltage)和频率调节(Frequency Scaling (DVFS)硬件方法。IEM技术已被证明可减少超过60%的CPU能耗。 这些参考方法学包容通用功率格式(Common Power Format , CPF),可实现功耗域、功耗模式、电平转换和隔离规则的清楚详述,以使先进低功耗设计方法自动化。这些方法学充分利用了Cadence Low-Power Solution的许多产品,包括Cadence SoC Encounter(TM) RTL-to-GDSII系统,全局综合EncounterRTL Compiler,Encounter Conformal? Low Power,及VoltageStorm电源线分析。 详情请访问:www.cadence.com |