中电网移动|移动中电网|高清图滚动区

CADENCE新的RF技术简化纳米级无线设备芯片设计

Cadence设计系统公司宣布推出Virtuoso Passive Component Designer,这是一种面向电感、变压器和传输线设计、分析与建模的完整流程。这种新技术让模拟与RF设计师能够轻易掌握无源元件的设计,迅速开发出复杂的无线SoC和RFIC。Virtuoso Passive Component Designer从感应系数、Q值和频率等设计规范开始,帮助设计师为他们的特定应用和工艺技术自动生成最适宜的感应器件,实现更高的性能和更小的面积。内置的精确3D全波解算器用于检验生成的器件,不再需要专门的电感特征化,并减少了设计周转时间。

Virtuoso Passive Component Designer是为90和65纳米工艺节点而优化的,支持高级设计规则和CMP约束,如Dummy金属填料和打孔。除了支持多种形状的电感和变压器尺寸,设计团队还可以自己定制工艺尺寸或使用参数化单元或Pcell直观形象地或手动地进行调整。

Virtuoso Passive Component Designer非常容易使用,不需要电磁专业技术。输出的是完整的工艺设计工具包组件,有符号、原理图、版图和仿真模型。内置的建模功能将S参数文件转化为物理集总元件模型,随时可用Virtuoso Spectre Circuit Simulator XL进行RF分析。这种新的Cadence技术还有快速而精确的耦合分析能力,能够让设计师优化电感应和变压器在版图中布局,实现更小的芯片面积和更高的成品率。 Virtuoso Passive Component Designer被紧密集成到 Cadence Virtuoso 定制设计平台中。该新技术是Virtuoso多模式仿真(Virtuoso Multi-Mode Simulation)技术的一个组成部分,也是按照相同的灵活的许可证方式。

详情请访问: www.cadence.com

猜你喜欢
中电网移动|移动中电网|频道导航区