Synplicity 公司推出其具有创新性的ASIC 与 ASSP 验证解决方案Identify Pro。采用 Synplicity 的TotalRecall技术的Identify Pro软件为基于 FPGA 的 ASIC 与 ASSP原型设计提供了完全可视化,从而使设计人员能以接近于最终设备的运行速度来查找、修改并验证功能故障。Identify Pro 软件提高了包括断言验证和模拟验证在内的现有验证技术的效率,从而大幅缩短整体验证时间,并提高验证覆盖范围及质量。 Identify Pro 解决方案与包括Synopsys的VCS 解决方案(见今天的相关新闻发布"Synopsys与Synplicity建立联盟,共同推进高性能 ASIC 验证技术发展")在内的各种流行模拟工具(Simulation)协作,可自动将原型设计硬件与现有软件模拟环境无缝连接在一起,以支持系统而全面的 RTL 代码分析与调试。Identify Pro 软件不仅支持模拟器初始化,而且还可自动创建基于FPGA 的原型设计的实际激励(stimulus) 测试基准(test bench),从而为设计人员提供了在运行速度与性能方面远远超过其它任何 ASIC 验证技术的解决方案。 Identify Pro 软件使基于 FPGA 的 ASIC 与 ASSP 原型设计人员能够直接在 RTL 级以硬件速度实现设计功能调试。这就使 RTL 设计的功能验证速度比 RTL 模拟器快 1万倍之多,且支持"真实世界"的刺激机制,因此 Identify Pro 软件非常适用于网络、音频、视频等应用的验证平台,以及软件内容量极大的设计方案。Identify Pro 软件配合 Synplicity 的 Synplify? Premier 物理综合工具使用,能将断言综合技术集成到硬件与断言调试过程中。 Identify Pro 软件采用实时激励(live stimulus)机制,能快速达到功能故障或断言故障等触发点,从而为FPGA 或 ASIC 原型设计提供了最快的故障查找技术。利用包括断言在内的RTL级先进触发技术,我们很快就能发现设计问题,而模拟器则需要几天乃至数周才能发现问题。发现功能故障或断言故障后,我们就能采用 Identify Pro 工具的 TotalRecall 技术在达到触发之前并在用户定义的一定时钟周期内就初始化标准软件模拟器,以提供所有信号与状态值。完整模块状态和测试基准(test bench)能自动导出到 RTL 模拟器,用户能在最初的 RTL 源代码中重放序列和诊断问题。Identify Pro 产品对采用FPGA 硬件进行 ASIC 验证设计的小组而言非常有用,能帮助他们快速找到设计中的功能故障。Identify Pro 工具不仅覆盖了真实世界中的数据,而且还支持真正的硬件速度,从而为查找、修改和验证 FPGA和ASIC 设计中的功能故障提供了全面的验证环境。 Identify Pro的价格与供货情况 详情请访问:http://www.synplicity.com。 |