赛灵思(Xilinx.)推出最新版本、可免费下载的逻辑设计套件--集成软件环境 (ISE) WebPACK 9.1i,目前用户可立即下载使用。这一新版本包含了使用广泛的赛灵思 ISE Foundation 软件 9.1i 版的所有特性,并可对嵌入式、数字信号处理 (DSP) 和实时调试设计流程进行全面支持。特别值得一提的是,ISE WebPACK 9.1i软件还包括了赛灵思新的 SmartCompile技术,因而与此前的版本相比,可将硬件实现速度提高多达6倍,与此同时还可确保设计中未变更部分实施结果。ISE WebPACK 9.1i软件还增加了对Spartan-3A系列FPGA所有器件以及部分Virtex-4和Virtex-5 FPGA器件的支持。新的功耗优化功能还可帮助设计人员将动态功耗平均降低10%。 ISE WebPACK 9.1i软件提供了全面的从前端到后端的FPGA设计解决方案。利用这一解决方案,用户可以立即开始项目的设计。通过在可免费下载的设计环境中提供的HDL输入、综合、物理实现和验证在内的集成工具,ISE 9.1i可帮助用户快速达到设计目标并降低总体项目成本。这一版本还包括了支持Windows 和 Linux平台的ISE Simulator Lite(仿真器简化版)。免费的MXE-III入门版本可从赛灵思公司的网站上下载,这一免费HDL验证解决方案为设计人员提供了更多选择。在业内所有的大型PLD供应商中,赛灵思公司提供了业界成本最低、功耗最低,且特性最齐全的从前端到后端Windows和Linux支持的FPGA和CPLD解决方案。 ISE WebPACK 9.1i软件包含了新的SmartCompile技术,可帮助设计人员解决每次做少量修改时都要对整个设计进行重新实施的问题。这种再实施既浪费时间,还面临与修改没有直接关系的部分被破坏的风险。赛灵思 SmartCompile技术利用以下技术来解决这些问题: 加快时序收敛速度 ISE WebPACK 9.1i 软件还包括标准ISE 9.1i软件版本的扩展时序收敛工具环境,这是一个虚拟的"时序收敛工具舱",支持约束输入、时序分析、平面布局规划和报告视图之间的直观交叉探查(cross-probing),因此设计人员可以更容易地分析时序问题。集成时序收敛流程集成了增强的物理综合工具,改善了综合和布局时序间的时序相关性,从而可以获得质量更高的结果。 优化功耗 价格和供货情况 详情请访问:www.xilinx.com |