6月21日讯,Infineon公司在2004年VLSI技术和电路座谈会上推出采用0.13um标准CMOS工艺的新型6位闪存模数转换器(ADC),它的取样速率为4GSPS. 在各种串行通信应用如硬盘读通道的高速率数据传输取决于数字信号处理电路.这些电路需要高速的ADC,提供系统中模拟和数字部分的接口.在标准CMOS技术中实现这些集成电路是很值得的,因为可提供低生产成本,能把ADC和数字信号处理器(DSP)集成在一起. 在2004年VLSI上,Infineon推出的4GSPS 6位闪存ADC,输出是8位.255个小面积比较器的输出和输入失调相当大,通过故障容差温度计到二进制转换器来平均.ADC也采用低抖动的VCO来提供时钟,单电源1.5V时仅消耗990mW. 在传统的N位闪存ADC,仅需要低输入失调电压的(2n-1)个比较器,用来在比较器输出产生无泡温度计代码.为了保证低的输入失调电压,必须要采用较大的有用芯片面积以降低比较器内的不匹配器件效应. 和传统的方案相比,新的Infineon ADC有6位线性度,采用小型有用芯片面积的255个比较器.其结果,输入失调电压事实上更高,比较器输出的无泡温度计带码不能获得.但是,小面积比较器最适合最高的工作速度.器件的不匹配引起比较器输出代码误差由数字域的平均来补偿.比较器输出连接到有8位输出的故障容差温度计到二进制转换器. 在高速ADC(大于1GSPS),时钟产生和分配对于满足所需的分辨率是至关重要的.因为不确定的时钟信号(抖动)直接影响到系统分辨率的降低.在输入频率1GHz时,6位ADC需要时钟的抖动小于1ps.因此,新的ADC包含了片内低抖动LC振荡器,提供4GHz正弦信号. 新的闪存ADC的测试结果清楚地证明了它的全部功能.因为仅采用标准数字晶体管,ADC很容易和信号处理器集成在一起,不再需要选择模拟工艺.还有,RF时钟信号是在片内产生,仅需要单电源1.5V.此外,ADC和数字信号处理器的组合增加系统的分辨率,因为数字校准很容易实现.可以说,目前的ADC电路是通向下一代通信产品所需的功能强大混合信号的重要里程碑. 详情请上网:www.infineon.com |