10月28日讯,为进一步拓展高性能时钟和数据管理领域,安森美半导体推出一款带次级调谐输入的射极耦合逻辑(ECL)可编程延迟芯片MC100EP196,校正网络系统、图形产生、以及测试和仪表设备中的脉冲和数据格式化之时钟歪曲率。 由于半导体元件朝着更高频率发展,标准延迟器件的现行精度等级不足以控制先进网络系统中的定时信号。设计人员目前正在努力解决时序信号之间的歪曲问题,这种歪曲是因为信号到达周期减少,而由电路板的拓扑差别产生的。对这些高性能系统进行测试和测量,同样要求设备在更高的频率下拥有近乎完善的信号。MC100EP196便是针对这些严格的设计需求。 在高过1.2千兆赫(GHz)的工作频率下,与3.3伏,5伏ECL可编程延迟芯片MC100EP195相比,MC100EP196具有相同的高性能,可在10皮秒(ps)单位内进行2.2至12.2纳秒(ns)延迟定时。MCP100EP196增加了微调(FTUNE)输入功能,针对最新高速应用所要求的更高精度,可提供0至60皮秒的可编程辅助延迟。当时序信号不匹配时,这种扩展的可编程性省却了对电路板进行重转、重新装配和重新测试。MC100EP196接受射极耦合逻辑(ECL)、互补金属氧化半导体(CMOS)和晶体管对晶体管逻辑电路(TTL),使系统设计人员可直接以微控制器对MC100EP196编程,无须采用特定的编程电路。MC100EP196与 PECL或NECL模式的正负参考低电压3.0至3.6伏系统均兼容。所需的延迟由10个可编程数据选择输入端D[0:9]进行选择,这些输入端由锁存使能(LEN)控制的高信号锁存。安森美半导体为MC100EP196加多一个引脚,级联多个可编程芯片,进一步扩展可编程范围。 安森美半导体高频产品部市场开发总监Mike Radhanauth说:"MC100EP196性能卓越,功能齐全,为克服设计中的三个主要障碍提供了理想的解决方案。有了MC100EP196,系统设计人员可有效校正不一致时钟信号的歪曲率、完善测试脉冲产生,并将自动测试设备(ATE)数据格式化?quot; MC100EP196采用节省空间的标准32引脚轻薄型四角扁平封装(LQFP),亦可提供晶圆形式,为设计人员提供更大灵活性。10K量的MC100EP196 价格为 $9.40。下图为它的外形图。更多信息,请访问:http://www.onsemi.com/tech. |
2002.11.01 |